高速串行差分信号的设计特征论文 摘要:随着电子设计技术的不断进步,要求更高速率信号的互联
在传统并行同步数字信号的数位和速率将要达到极限的情况下,开始转向从高速串行信号寻找出路
本文将简单介绍了高速串行差分信号的设计
一、前言 随着近几年对速率的要求快速提高,新的总线协议不断的提出更高的速率
传统的总线协议已经不能够满足要求了
串行总线由于更好的抗干扰性,和更少的信号线,更高的速率获得了众多设计者的青睐
而串行总线又尤已差分信号的方式为最多
而在我们的项目中的 PCI-Express 串行信号线正采纳了 LVDS 技术
二、串行 LVDS 信号的 PCB 设计 2
1 差分信号的概念和有点 差分信号(DifferentialSignal)在高速电路设计中的应用越来越广泛,电路中最关键的信号往往都采纳差分结构设计
何为差分信号
通俗地说,就是驱动端发送两个等值、反相的信号,接收端通过比较这两个电压的差值来推断逻辑状态“0”还是“1”,而承载差分信号的那一对走线
差分信号与普通的单端信号走线相比,最明显的优势体现在以下三个方面: 抗干扰能力强
因为两根差分走线之间的耦合很好,当外界存在噪音干扰时,几乎是同时被耦合到两条线上,而接收端关怀的只是两信号的差值,所以外界的共模噪声可以被完全抵消
能有效抑制 EMI
由于两根信号的极性相反,他们对外辐射的电磁场可以互相抵消
耦合的越紧密,相互抵消的磁力线就越多
泄露到外界的电磁能量越少
时序定位精确
由于差分信号的开关变化是位于两个信号的焦点,而不像普通的单端信号依靠高低两个阀值电压推断,因而受工艺,温度的影响小,能降低时序上的误差,同时也更适合于低幅度信号的电路
目前流行的 LVDS 就是指这种小振幅的差分信号技术
2LVDS 信号在 PCB 上的设计要点 LVDS 信号被广泛的应用于计算机、通信以及消费电子领域,并被以