课 程 设 计 报 告课 程 设 计 名 称 : 计 算 机 组 成 原 理 课 程 设 计课 程 设 计 题 目 : 设计CPU院 ( 系 ) : 专 业 : 班 级 :学 号 :姓 名 :指 导 老 师 : 完 成 日 期 : 2025 。 6 。 26目 录总体设计方案................................................31 。1 实验目的..........................................31 。2 实验内容..........................................31.3 实验仪器及元件...................................3详细设计方案................................................32.1 实验原理及电路图...............................32.2 实验过程及结果记录............................52 。3 实验结果分析...................................7总结...............................................................73 。1 思考..................................................73 。2 收获感想..........................................7总 体 设 计 方 案1.1 实 验 目 的 在 maxplus 设 计 取 数 据 、 存 数 据 、 加 指 令 的 CPU程 序1.2 实 验 内 容要 求 实 现 机 器 指 令 要 求 实 现 指 令 : LD ( 取 数 ) ,ST ( 存数 ) ,ADD ( 算 术 加 法 ) ; 利 用 maxplus 对 于 设 计 的 微 指 令 集 用电 路 图 进 行 实 现 , 并 分 析 结 果 是 否 正 确 ,1 。 3 实 验 仪 器 及 元 件MAX+plus Ⅱ系 统 和 其 运 行 环 境详 细 设 计 方 案2.1 实 验 原 理 及 电 路 图全 加 器 是 用 门 电 路 实 现 两 个 二 进 制 数 相 加 并 求 出 和 的 组成 和 电 路 的 数 字 电 路 . 除 本 位 两 个 数 相 加 外 , 还 要 加 上 从 低位 来 的 进 位 数 . 被 加 数 Ai 加 数 Bi 从 低 位 向 本 位 进 位 Ci-1 作 为电 路 的 输 入 , 全 加 和 Si 与 向 高 位 的 进 位 Ci 作 为 电 路 的 输 出 。能 实 现 全 加 运 算 功 能 的 电 路 称 为 全 加 电 路寄 存 器 是 CPU的 组 成 部 分 , 寄 存 器 是 有 限 存 储 容 量 的 高 速存 储 部...