计算机科学与技术学院计算机组成原理实验报告书ﻬ实验 1 八位补码加/减法器得设计与实现一、实验目得1、掌握算术逻辑运算单元(ALU)得工作原理。2、熟悉简单运算器得数据传送通路.3、掌握 8 位补码加/减法运算器得设计方法。4、掌握运算器电路得仿真测试方法二、实验任务1。设计一个 8 位补码加/减法运算器(1)参考图 1,在Q U AR TU S I I里输入原理图,设计一个 8 位补码加/减法运算器。(2)创建波形文件,对该 8 位补码加/减法运算器进行功能仿真测试。(3)测试通过后,封装成一个芯片。2.设计 8 位运算器通路电路参考下图,利用实验任务 1 设计得 8 位补码加/减法运算器芯片建立运算器通路。3。利用仿真波形,测试数据通路得正确性。设定各控制信号得状态,完成下列操作,要求记录各控制信号得值及时序关系。(1)在输入数据 IN7~IN0 上输入数据后,开启输入缓冲三态门,检查总线B US7~BUS 0上得值与 IN0~IN 7端输入得数据就是否一致。(2)给 D R 1 存入5 5H,检查数据就是否存入,请说明检查方法.实 验 名 称八位补码加/减法器得设计与实现班 级学 号姓 名指 导 教 师日 期成 绩(3)给DR2存入 AAH,检查数据就是否存入,请说明检查方法。(4)完成加法运算,求 55H+AAH,检查运算结果就是否正确,请说明检查方法.(5)完成减法运算,分别求 5 5 H-AAH 与 A A H-55H,检查运算结果就是否正确,请说明检查方法。(6)求 12H+34H-5 6 H,将结果存入寄存器 R0,检查运算结果就是否正确,同时检查数据就是否存入,请说明检查方法。三、实验要求(1) 做好实验预习,掌握运算器得数据传送通路与 A L U 得功能特性。(2) 实验完毕,写出实验报告,内容如下:①实验目得。②实验电路图。③按实验任务 3 得要求,填写下表,以记录各控制信号得值及时序关系。表中得序号表示各控制信号之间得时序关系.要求一个控制任务填一张表,并可用文字对有关内容进行说明。序号nsw-busnR0—BUSLDR0LDR1LDR2mnalu—busIN7~IN0BUS7~BU S 0④仿真波形及仿真结果得分析方法、分析过程与分析结果。⑤实验体会与小结。四、实验预习内容1、实验电路设计原理及思路说明本实验利用基本逻辑门电路设计一位全加器(F A),如表1:表 1—一位全加器(FA)电路得输入输出信号说明信号名称说明输入信号A i加数Bi加数C i低位输入得进位输出信号Si与Cj运算产生得进位然后以此基础上...