TESTABILITYSMT实装电路板可测性的设计参考对电路板可测性的要求:SMT的基板测试设计要求比传统元件的要求更加严格
其原因如下:1.被动零件的体积太小,且无引线
2.SMT的半导体用大量的50mil(甚至更小)的IC引脚代替100mil
3.单位面积内的零件密度增加,使零件放置得更紧密,且大量地采用两面贴着零件
4.缺乏可提供测试的途径
SMT的基板测试不如传统的生产方式那样方便,能自动地在焊接面(SOLDERSIDE)直接提供测试
因此在电路板设计未完成之前,应该考虑到可测性(TESTABILITY)和可生产性(PRODUCTABILITY)
可测性必须在产品发展早期阶段就考虑到如依照可测试性的要求,电路将保证其测试性
但偏移了设计参考的指引或没有考虑到可测试性,虽不会妨碍生产,但一定会造成如下情况:1.增加故障修理的时间
2.提供不准确的测试结果
3.测试效率较低或测试应用较差
4.使用令人不满意的替代方法
最后的结果是增加生产费用,产生效益较低
但增加的成本不能转嫁到消费者身上,否则公司的竞争力将会衰退
此设计参考目的是:提供讯息给基板设计者;同时也可用到表面贴着技术上的治具制作
希望提供对测试性的保证及FUNCTIONAL或IN-CIRCUIT测试方法之最小限度的规则
对可测试性的考虑,可分为两个方向讨论:一.探测性的考虑(PROBING)二.电气设计的考虑(ELECTRICAL)A.探测性的考虑(ProbingConsideration)在下列的第一项参考中,所说明的是影响探针与待测物(DeviceUnderTest)DUT实际接触的最大可能因素
误插的分析尺寸是单点探针(SpearHead)、探针与贴着处(Mounting)之间的最严重情况、有关于DUT放置排列上的误差、及测试点的直径
但是,没有考虑统计分析接触上的错误,因为在作任何测试点上的接触错失