组合逻辑电路课程设计——4 位二进制全加器 /全减器作者:学号:课程设计题目要求:1)使用 74LS283 构成 4 位二进制全加 /全减器。2)阐述设计思路。3)列出真值表。4)画出设计的逻辑图。5)用 VHDL 对所画电路进行仿真。目录摘要 .................................................................................................................................................. 11 总电路设计 .................................................................................................................................... 21.1 硬件电路的设计................................................................................................................. 21.2 全加器( full-adder ) ....................................................................................................... 31.2.1 四位二级制加法器.......................................................................................................... 41.2.1.1 串行进位加法器................................................................................................... 41.2.1.2 超前进位加法器................................................................................................... 51.2.1.3 超前位链结构加法器........................................................................................... 51.3 全减器( full-substracter ) .............................................................................................. 51.4 总电路设计 ......................................................................................................................... 62 设计思路 ........................................................................................................................................ 72.1 全加器 ................................................................................................................................. 72.2 全减器 ........................................................................................................................